Organització I Estructura dels Computadors

#### Funcionament d'un computador tipus Von Neumann

- •Programes guardats a memòria secundària: (disc dur; CD,....)
- •Unitat E/S porta el programa a executar fins a la memòria principal
- •Execució d'instruccions una-a-una



## Funcionament- Organització i estructura

#### CPU:

- •Responsable d'executar les instruccions
- •Controlar el funcionament de la resta d'elements del computador.
- Llegir les instruccions de memòria,
- Interpretar-les
- •Realitzar les accions necessàries per executar-les.
- **•UNITAT DE CONTROL**
- •UNITAT DE PROCÉS O EXECUCIÓ
- •REGISTRES
- •Memòria Caché (Nivells 1 i 2)

#### La CPU Unitat de Procés o Unitat d'Execució

- On s'executen les instruccions.
- Multitud de Tasques:
- Càlcul, operacions
- Moviment de dades
- Càlcul d'adreces

#### Elements típics:

- •Una o més ALUs:
- Operacions aritmètiques: suma, resta, desplaçament, complement
- Operacions lògiques: AND, OR, XOR, NOT
- Altre recurs de càlcul: multiplicador, desplaçadors (opcional)
- Un conjunt de registres:
- operands i resultats
- Nombre de registres = potència de la CPU
- Generador d'adreces.
- Cerca d'instruccions,
- Llegir, escriure dades de/a memòria

## Unitat Aritmetico Lògica (I)

divisions

La Unitat Aritmètico Lògica s'encarrega de tractar les dades, executant les operacions definides d'acord amb el programa en curs que s'està executant.

Tal i com s'ha comentat (i com defineix el seu nom) la ALU fa bàsicament

| Operacions Lògiques |
|---------------------|
| AND                 |
| OR                  |
| NOT                 |
| NAND                |
|                     |

Com es dissenya això??

NOR

## Unitat Aritmetico Lògica (II)

Pel que fa a la part aritmètica... SUMADOR DE 1 BIT

El sumador es senzill

| Α | В | C-1 | S | С |
|---|---|-----|---|---|
| 0 | 0 | 0   | 0 | 0 |
| 0 | 0 | 1   | 1 | 0 |
| 0 | 1 | 0   | 1 | 0 |
| 0 | 1 | 1   | 0 | 1 |
| 1 | 0 | 0   | 1 | 0 |
| 1 | 0 | 1   | 0 | 1 |
| 1 | 1 | 0   | 0 | 1 |
| 1 | 1 | 1   | 1 | 1 |

D'on es treu que... Si = Ai XOR Bi XOR Ci-1

Ci = AiBi + AiCi-1 + BiCi-1



#### Unitat Aritmetico Lògica (III)

A partir de la suma podem obtenir senzillament la resta...

$$A - B = A + Ca2(B)$$



## Unitat Aritmetico Lògica (IV)

Operacions de desplaçament:

Consisteix en traslladar els bits d'una paraula cap a l'esquerra o cap a la dreta.

Els computadors més senzills només permeten desplaçaments d'una sola posició cap a la dreta o cap a l'esquerra.

Els computadors més complexos permeten realitzar desplaçaments múltiples, fent servir un operador específic o aplicant n cops el desplaçament unitari

#### Unitat Aritmetico Lògica (V)

Sistema de desplaçament de múltiple. A l'exemple tenim un màxim de 3 posicions



Estructura de desplaçament amb dos registres

## Unitat Aritmetico Lògica (VI)

#### Desplaçament lògic



#### Desplaçament circular



#### Unitat Aritmetico Lògica (VII)

Registre de desplaçament.



Permet desplaçament circular. El desplaçament en aquesta funcionalitat és de tan sols un bit

#### Unitat Aritmetico Lògica

#### Desplaçaments aritmètics

- Consisteix en una multiplicació o divisió per una potència de dos.
- •Per realitzar correctament el desplaçament, s'ha de conservar el signe de l'operand.
- •En el cas de la multiplicació, s'han d'introduir dígits nuls per la dreta, per obtenir el resultat correcte.
- •En el cas de quantitats negatives s'ha d'anar més en compte (Ca1 o Ca2)
- Incorporen un detector de desbordament (overflow)



Biestable de desbordament

#### Unitat Aritmetico Lògica (VIII)

Amb la utilització de registres de desplaçament podem realitzar les operacions en sèrie, es a dir



#### Unitat Aritmetico Lògica (IX)



Representació simplificada del sumador d'n bits



## Unitat Aritmetico Lògica (X)

El sumador paral·lel clàssic té un temps de suma que ve imposat pel retard associat a la propagació del carry (**Ripple-Carry Adder** o CPA). És més lent com més gran és el nombre de bits dels registres  $S_{31}$  depèn de  $C_{30}$  que depèn de  $C_{29}$  que depèn... D'aquí es diu que el Carry ondula o navega a través de la cadena de carrys



## Propagació del Carry

- -El primer mètode utilitzat és el d'"avançar el valor del carry" amb el mètode de la propagació del Carry (Carry lookahead Adder (CLA)).
- -Divideix el sumador en blocs i proporciona circuiteria per determinar el Carry de sortida de un bloc tant aviat com es conegut el carry d'entrada
- -Utilitza senyals de generació i propagació
- -Dintre del bloc el carry es propaga igual que en el cas anterior.

$$G_i = A_i B_i$$
  
 $P_i = A_i + B_i$   
 $C_i = A_i B_i + (A_i + B_i G) C_{i-1} = G_i + P_i C_{i-1}$ 

# Carry lookahead Adder (CLA)

•  $t_{CLA} = t_{pg} + t_{pg\_bloc} + (N/k - 1) t_{AND\_OR} + kt_{sumac}$ 



## Unitat Aritmetico Lògica (XI)

PREFIX ADDER => Calculen el generador i el propagador abans de Fer la suma

El disseny d'aquest tipus de circuit requereix de dos funcions lògiques: G i P: generador de Carry i propagador de Carry

$$g_i = a_i \cdot b_i$$
  $p_i = a_i XOR b_i$ 

Els valors que s'obtenen d'aquestes expressions no necessiten cap propagació, obtenint-se de forma immediata

$$c_i = g_i + p_i \cdot c_{i-1}$$
  
 $s_i = p_i XOR c_{i-1}$ 

Aplicant aquestes formules repetidament s'obté:

$$c_i = g_i + p_i \cdot g_{i-1} + p_i \cdot p_{i-1} \cdot g_{i-2} + ... + p_i ... p_0 \cdot c_{-1}$$

#### Unitat Aritmetico Lògica (XII)

L'aplicació d'això per a un sumador de 3 bits serà...



#### Unitat Aritmetico Lògica (XIII)

Per tant, la estructura de la ALU genèrica (a nivell funcional) serà...



#### Unitat Aritmetico Lògica (XIII)

#### Bus de dades:

Tres arquitectures de Camins de dades seqüencialitzats (Depenent del nº de BUSos utilitzats

- 1.- Només un BUS
- 2.- Amb dos BUSos
- 3.- Amb tres BUSos (no s'utilitza gaire degut al seu elevat cost)

## Unitat Aritmetico Lògica (XIV)

Camí de dades sequencialitzat amb un BUS

-Problema: La seva lentitud al haver de realitzar més cicles per implementar la mateixa instrucció. El seu esquema general és:



#### Unitat Aritmetico Lògica (XV)

- 1.- El nº de senyals de control que es precisen per utilitzar els registres és el doble de la quantitat de registres que existeix, ja que cada registre precisa d'un senyal per ser escrit i un altre per ser llegit.
- 2.- El BUS es carrega en funció del valor dels senyals de control. Quan Zi = 1 es produeix l'activació de la sortida => Això implica que si s'activen simultàniament dos o més senyals de control es produirà un conflicte al bus.

## Unitat Aritmetico Lògica (XVI)

Millora de l'esquema de la unitat de procés.

Agrupació dels registres en un banc de registres => Reduïm el nº de senyals de control



#### Unitat Aritmetico Lògica (XVII)

Exercici exemple: Definir l'esquema d'una unitat de procés que disposa d'un banc de 4 registres. Indiqueu el valor que han de prendre els senyals de control per carregar a l'acumulador el contingut del registre R2

#### Unitat Aritmetico Lògica (XVIII)

Unitat de Procés sequencialitzada amb dos BUSos

Tot i que representa un increment de cost substancial, millora la velocitat al reduir els cicles necessaris per fer una operació



#### Unitat Aritmetico Lògica (XIX)

Optimització de l'arquitectura anterior. BUSos bidireccionals. Augment del rendiment i millora de la capacitat de processament.



#### Estructura de la CPU



#### Exemple CPU S1C88



#### Exemple CPU MSP430



The CPU features include:
RISC architecture with 27 instructions and 7 addressing modes.
Orthogonal architecture with every instruction usable with every addressing mode.
Full register access including program counter, status registers, and stack pointer.
Single-cycle register operations.
Large 16-bit register file reduces fetches to memory.
16-bit address bus allows direct access and branching throughout entire memory range.
16-bit data bus allows direct manipulation of word-wide arguments.
Constant generator provides six most used immediate values and reduces code size.
Direct memory-to-memory transfers without intermediate register holding.
Word and byte addressing and instruction formats.

The block diagram of the CPU is shown in Figure 3-1.

### **Exemple CPU Arduino**



### Exemple CPU ARM Cortex M0



## Exemple CPU SiMR



# Exemple arquitectura RISC-V

#### Single Cycle RISC-V Processor



# Aplic en arquitectura RISC-V

Instrucció LOAD => lw a1, 0(a0)

Single Cycle RISC-V Processor



#### Diapositiva 35

**ML1** Manel Lopez; 16/03/2021

# Control en arquitectura RISC-V







# Control en arquitectura RISC-V

| ALUOp | Meaning             |
|-------|---------------------|
| 00    | add                 |
| 01    | subtract            |
| 10    | look at funct field |
| 11    | n/a                 |

| ALUOp | Funct        | ALUControl          |
|-------|--------------|---------------------|
| 00    | X            | 010 (add)           |
| X1    | X            | 110 (subtract)      |
| 1X    | 100000 (add) | 010 (add)           |
| 1X    | 100010 (sub) | 110 (subtract)      |
| 1X    | 100100 (and) | 000 (and)           |
| 1X    | 100101 (or)  | 001 (or)            |
| 1X    | 101010 (slt) | 111 (set less than) |

| Instruction | Opcode | RegWrite | RegDst | ALUSrc | Branch | MemWrite | MemtoReg | ALUOp |
|-------------|--------|----------|--------|--------|--------|----------|----------|-------|
| R-type      | 000000 | 1        | 1      | 0      | 0      | 0        | 0        | 10    |
| 1w          | 100011 | 1        | 0      | 1      | 0      | 0        | 1        | 00    |
| SW          | 101011 | 0        | X      | 1      | 0      | 1        | X        | 00    |
| beq         | 000100 | 0        | X      | 0      | 1      | 0        | X        | 01    |

# Estructura processador RISC-V



# Unitat PROCÉS INTEL 8086



Arquitectura INTEL 8086

# La CPU La Unitat de Control





#### **Unitat de Control:**

- Dirigeix i controla tota l'activitat de la Unitat de Procés.
- •Rep de la memòria el codi màquina de les instruccions a executar
- •Envia comandes de control dels seus components
- •(Recursos; Registres; Connexió)
- •Rep senyals de estat
- Interpreta i Descodifica les instruccions.
- •Controla l'execució de les instruccions, generant les senyals adequades
- •Generar la seqüència de senyals que activen els elements del sistema, per executar la instrucció. **Microinstruccions.**

#### Elements de la UC:

- 1.Descodificador d'instruccions. Màquina d'estats per generar les Microinstruccions.
- 2. Entrades de la UC:
  - 1.Registre d'Instruccions (IR) guarda la instrucció durant l'execució
  - 2. Registre Estat (Status Register). Info. resultats d'operacions ALU (sig, carry, zero, ovf).
  - El contingut del registre influeix sobre la microinstrucció i sobre els salts.
- 3. Sequenciador d'instruccions
- 4. Sortida UC. Bus de control. Comptador de Programa PC. Reg. Addr

Essencialment és un màquina d'estats.

Les UCs poden ser de dos tipus

- 1.Unitat de control cablejada (hardwired)
- Màquina d'estats convencional
- 2.Unitat de control microprogramada
- •ROM + Registre

Unitat de control cablejada (hardwired)

- Es una unitat de control dissenyada en hardware.
- Utilitza els recursos de l'electrònica digital (portes, registres, MUX,...)
- Elevada complexitat de disseny. Gran velocitat (commutacions HW)
- Prima la potencia per davant del cost.

#### Unitats de control microprogramades

Les variables d'entrada i les variables d'estat actual componen una adreça d'una ROM d'on s'obtenen les variables d'estat següent i les variables de control del procés (comandes de la UP: pex. selecció de funcionament dels recursos, activació d'operacions amb registres, etc.)

micro-instrucció: Cada conjunt de valors de les variables d'estat següent i de variables de control

Una microinstrucció provoca el moviment de dades entre registres. Equival a una instrucció RTL.

Microprograma: Seqüència de microinstruccions.

**Microinstrucció**: Comandaments a línies de control per efectuar

operacions amb registres (microcomandament)

**Microoperació**: Operació controlada per un microcomandament

#### Unitats de control microprogramades

- •Canviabilitat de l'arquitectura
- Flexibilitat
- Adaptabilitat
- •Compatibilitat de *software*
- Diagnosi

- •No és econòmic per a sistemes senzills
- Pèrdua de velocitat
- •Cost del *software* de suport

ROM i un registre d'estat.

Adreça constituïda per: variables d'estat actual i les variables d'entrada

Contingut de cada posició estat futur i operacions o variables de sortida



# Unitats de control microprogramades

#### Decodificador

| Condicions                                   | Instrucció<br>actual                                     | Instrucció<br>següent                                        | Comandes ALU,<br>Registres, Mux,                                                                                            | Controls<br>BUS                                |
|----------------------------------------------|----------------------------------------------------------|--------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------|------------------------------------------------|
| 00<br>01<br>10<br>11<br>00<br>01<br>10<br>11 | 0000<br>0000<br>0000<br>0000<br>0001<br>0001<br>0001<br> | 0001<br>0001<br>0001<br>0001<br>0010<br>0110<br>0110<br>0000 | 0011 0011000<br>0011 0011000<br>0011 0011000<br>0011 0011000<br>0111 1110010<br>0011 0010110<br>0000 0000011<br>0011 001100 | 000001<br>010000<br>001000<br>000001<br>100000 |
| Variables<br>de condició                     |                                                          | Registre                                                     | Comande                                                                                                                     | s <u>UP</u> 🗸                                  |

- ·L'execució d'una instrucció no es pot realitzar en un sol **step** ja que sovint s'utilitza varies vegades el mateix recurs. L'execució es porta a terme en un conjunt de fases que es consideren operacions elementals o **microins-truccions.** Cada una d'aquestes microinstruccions es realitza en un temps màxim d'un cicle de rellotge.
- ·Cada operació elemental requereix que es generin els nivells lògics que controlen els dispositius del computador. Aquesta informació binària està gravada en una memòria ROM anomenada memòria de Control
- ·El descodificador d'instruccions selecciona les posicions de la memòria de control que corresponen a les operacions elementals que formen la instrucció en fase d'execució. Finalment cal definir la seqüencia encarregada d'executar les microinstruccions i distribuir les senyals de control als diferents elements del sistema

El Descodificador d'Instruccions utilitza la següent informació:

- Codi d'operació procedent del RI
- Estat dels senyalitzadors
- Nº de microinstruccions ja realitzades
- Estat de les línies d'interrupció + E/S



 Cada operació elemental requereix que es generin els nivells lògics que controlen els dispositius del computador. Aquesta informació binaria es troba gravada a la memòria de control (ROM)



 El PC enviarà la direcció de memòria on es troba el codi de la instrucció a executar, l'OPCode es guardarà en el IR. Amb aquest es descodificarà la instrucció i es buscaran les posicions associades a la memòria de control. Els bits de les posicions de la següent ul es depositen en el seqüenciador.



Fases d'execució de una instrucció (genèrica)

- FETCH ó càrrega de la instrucció FETCH

- DESCODIFICACIÓ de la instrucció

- LECTURA DE OPERANDS EXECUCIÓ

- EXECUCIÓ i/o guardar resultats



1 cicle de clk



La unitat de control té funcionalment dues tasques:

- 1.- Traduir el codi màquina de cada instrucció al microprograma
- 2.- Llegir successivament les microinstruccions de un microprog. (Seqüenciador)

#### **Explícit**

Cada posició de mem. control conté

- -El valor dels senyals de control
- -La dir. de memòria on trobarà la següent uinstrucció
- -Es fa coincidir la dir. 1ª uinstrucció amb el OpCode de la instrucció

#### **Implícit**

Totes les uinstruccions es col·loquen ordenadament en la mem. control -Introducció d'una ROM o PLA que farà la traducció de OpCode amb la direcció de la 1ª uinstrucció

#### Sequenciament Explícit (Wilkes 1949)

- Les microinstruccions poden estar desordenades
- No obliga a cap mecanisme de seqüènciament ja que cada instrucció suministra la nova adreça



#### Sequenciador Implícit

En les UC *explícites* el 1r camp és l'adreça d'instrucció següent. Generalment UC=seqüències +o- llargues d'instruccions sense bifurcació, junt amb instruccions amb certa probabilitat de bifurcació. Així majoritàriament:

$$y^{n+1} = y^n + 1$$

Estalvi en mida de ROM si el control d'anar a les uinstruccions següents el fa una unitat específica i utilitzem, en aquestes instruccions, l'espai d'adreça futura per altres comandes.

Aquesta unitat rep el nom de **Seqüenciador**.

No bifurcació: LOAD=0 Bifurcació: LOAD=1



## Sequenciador Implícit



#### Amb sequenciador explícit

Instrucció Microprograma Adreça propera

Senyals de control d'ALU i Registres

Control BUS Dades

Senyals Control memòria

Amb sequenciador implícit

- •Tipus d'instrucció:
- •Instruccions EXE (nova adreça=adreça següent) => Seqüenciador
- •Instruccions de salt (nova adreça=adreça de salt)

|                              | Codi de<br>Tipus<br>instrucció | Ad        | reça o Comandes                        | Senyals<br>Control<br>memòria       |
|------------------------------|--------------------------------|-----------|----------------------------------------|-------------------------------------|
| Reducció mida<br>memòria ROM | Tipus<br>Instrucció<br>EXE     |           | Comandes de cont<br>ALU, Registres, Bl |                                     |
|                              | Tipus<br>Instrucció<br>SALT    | Condició  | Adreça de salt                         | Senyals<br>Control BUS i<br>memòria |
|                              | <                              | <br>Línia | de la ROM                              | <b></b>                             |

#### Microbifurcacions condicionals

Planteja la possibilitat d'escollir entre dos adreces per tal d'anar per dos camins alternatius.

**En seq. Explícit:** La ulnstrucció haurà de tenir dos adreces completes. Molt costós. El que es fa es que les dues adreces variïn només en 1 bit. Aquest bit pren el valor del resultat del comparador, obtenint les dues adreces.

**En seq. Implícit:** S'ha de poder escollir entre la ulnstrucció següent o una diferent. La uinstrucció de bifurcació ha de tenir la nova adreça. Aquest és un cas adequat per a l'ús de camps solapats, donat que només cal quan tenim uinstruccions de bifurcació



- •El bit resultat del comparador es fa servir per escollir la següent uinstrucció al mux d'adreces. Bé l'anterior + 1, bé la proporcionada pel camp C4
- •El camp C2 estableix la condició de bifurcació
- •C1 indica si continuem executant la mateixa instrucció o passem a una nova
- •C3 permet "des-solapar" el camp C4, fent servir un demux de dos sortides

Suposem que volem dissenyar una màquina simple (MS) que executi les següents instruccions:

- -Suma: ADD Font, Destí: guarda el resultat en el destí
- -Mou: MOV Font, Destí: Col·loca el que té a la font a la direcció destí
- -Compara: CMP Font, Destí: FZ (senyalitzador)

1 Si F=D

0 si F<>D

-Salt condicional: BEQ D: Dependent del valor de FZ

FZ=1 -> PC<= D

FZ=0 -> PC = PC+1

Tenim una memòria de 128 POSICIONS de 16bits per el nostre disseny:

| 2 | 7 | 7 |
|---|---|---|
|---|---|---|



El nostre disseny consta de 2 registres (A, B) que no es poden manipular per software on es carreguen els valors de les direccions de memòria per tal de fer les operacions aritmètiques (ADD) i lògiques (CMP)

N° de registres totals de que disposem:

IR: Amb un camp de dos bits que indica el codi d'op. 7 bits per la direcció de memòria Font i 7 bits per la direcció de memòria Destí

PC: Program Counter

Registre general A

Registre general B

A més tindrem un bit que ens indicarà si s'ha produït un zero en una operació

La unitat Aritmètico-Lògica pot fer tant comparacions com sumes. La comparació...



#### ...i la suma...

| Ai | Bi | Ci-1 | Si | Ci |
|----|----|------|----|----|
| 0  | 0  | 0    | 0  | 0  |
| 0  | 0  | 1    | 1  | 0  |
| 0  | 1  | 0    | 1  | 0  |
| 0  | 1  | 1    | 0  | 1  |
| 1  | 0  | 0    | 1  | 0  |
| 1  | 0  | 1    | 0  | 1  |
| 1  | 1  | 0    | 0  | 1  |
| 1  | 1  | 1    | 1  | 1  |
|    |    |      |    |    |

D'on es treu que...

Si = Ai XOR Bi XOR Ci-1

Ci = Ai AND Bi OR Ai AND Ci-1 OR Bi AND Ci-1

...per tant la ALU de l'exercici serà...



Incorporem també el registre "Program Counter" (PC) per tal d'accedir a la memòria (fent servir el bus d'adreces). A més, podem accedir a la memòria a partir de l'adreça Font i de l'adreça Destí carregada al IR (implica multiplexar).

La unitat de procés quedarà doncs de la següent forma:



...queda per definir la Unitat de Control

El nostre disseny consta de 3 BUSos:

- · Bus d'adreces: Unidireccional, 7 línies (128 posicions)
- Bus de dades: 16 bits, bidireccional
- Bus de control: Haurà de tenir les següents línies:



Amb els bits Co i FZ la U.C. ha de conèixer quina instrucció ha d'executar

Cada instrucció constarà d'una sèrie de microinstruccions

Cada microinstrucció s'executa en un cicle de rellotge

En aquest cicle de clock la UC proporciona 10 senyals de sortida que regulen el comportament de la màquina

Totes les instruccions s'executen seguint unes determinades fases d'execució:

#### 1.- Fase de búsqueda (FETCH)

Es produeix a l'inici de cada instrucció. Comú a totes les instruccions.

El PC deposita el seu contingut al bus d'adreces.

Es procedeix a llegir la posició adreçada y el contingut es carrega en el IR.

#### 2.- Fase de Decodificació:

A partir del Op. Code de IR + altres informacions la UC decidirà la instrucció a executar i les microinstruccions que la formen

Analitzem els 2 bits de CO

Analitzem el bit de FZ

#### 3.- Fase de Búsqueda d'operands:

Es llegeix de la memòria els operands que participen en la operació

#### 4.- Execució i enmagatzenament del resultat:

S'executa la instrucció i es guarda el resultat en memòria si es cal

| Ins   | strucc | ió ADD              | Ins   | strucc | ió CMP              |
|-------|--------|---------------------|-------|--------|---------------------|
| Estat | Fase   | Operació            | Estat | Fase   | Operació            |
| 0     | 1      | M(PC)=>IR; PC+1=>PC | 0     | 1      | M(PC)=>IR; PC+1=>PC |
| 1     | 2      | Decod. Co0 i Co1    | 1     | 2      | Decod. Co0 i Co1    |
| 2     | 3      | M(F)=>B             | 3     | 3      | M(F)=>B             |
| 6     | 3      | M(D) => A           | 8     | 3      | M(D) => A           |
| 7     | 4      | A+B=>M(D); Z=>1     | 9     | 4      | A XOR B; Z=1        |

# Instrucció MOV Instrucció BEQ

| Estat | Fase | Operació l          | ∃stat | Fase | Operació            |
|-------|------|---------------------|-------|------|---------------------|
| 0     | 1    | M(PC)=>IR; PC+1=>PC | 0     | 1    | M(PC)=>IR; PC+1=>PC |
| 1     | 2    | Decod. Co0 i Co1    | 1     | 2    | Decod. Co0 i Co1    |
| 4     | 3    | M(F)=>B             | 5     | 3    | Eval. De FZ         |
| 10    | 4    | B=>M(D); Z=>1       | 11    | 4    | Si FZ=1 => D+1 =>PC |

| S0 S  | 1 S | 32 S | 3 S2 | 1 S5 | 5 S6 | <b>S</b> 7 | ss. | 3 S9 | ) S1 | 0 S | 311 |   |
|-------|-----|------|------|------|------|------------|-----|------|------|-----|-----|---|
| MPX1  | 0   | X    | 1    | 1    | 1    | X          | 1   | 1    | 1    | X   | 1   | 1 |
| MPX   | 0   | X    | 0    | 0    | 0    | X          | 1   | 1    | 1    | X   | 1   | 1 |
| ALU1  | X   | X    | X    | X    | X    | X          | X   | 0    | X    | 0   | 1   | X |
| ALU0  | X   | X    | X    | X    | X    | X          | X   | 0    | X    | 1   | 0   | X |
| W/R   | 0   | 0    | 0    | 0    | 0    | 0          | 0   | 1    | 0    | 0   | 1   | 0 |
| PC+1  | 1   | 0    | 0    | 0    | 0    | 0          | 0   | 0    | 0    | 0   | 0   | 1 |
| M=>IF | R 1 | 0    | 0    | 0    | 0    | 0          | 0   | 0    | 0    | 0   | 0   | 1 |
| M=>A  | 0   | 0    | 0    | 0    | 0    | 0          | 1   | 0    | 1    | 0   | 0   | 0 |
| M=>B  | 0   | 0    | 1    | 1    | 1    | 0          | 0   | 0    | 0    | 0   | 0   | 0 |
| Z=>F  | Z 0 | 0    | 0    | 0    | 0    | 0          | 0   | 1    | 0    | 1   | 1   | 0 |





Microprograma corresponent a la instrucció ADD

| Estat Fase Operació             |                       |                                                          | MPX1        | MPX0             | ALU1                  | ALU0             | W/R F                 | PC+1             | IR A B FZ                                           |
|---------------------------------|-----------------------|----------------------------------------------------------|-------------|------------------|-----------------------|------------------|-----------------------|------------------|-----------------------------------------------------|
| \$0<br>\$1<br>\$2<br>\$6<br>\$7 | 1<br>2<br>3<br>3<br>4 | M(PC)=>IR<br>Decodif.<br>M(F)=>B<br>M(D)=>A<br>A+B=>M(D) | X<br>1<br>1 | 0<br>X<br>0<br>1 | X<br>X<br>X<br>X<br>0 | X<br>X<br>X<br>X | 0<br>0<br>0<br>0<br>1 | 1<br>0<br>0<br>0 | 1 0 0 0<br>0 0 0 0<br>0 0 1 0<br>0 1 0 0<br>0 0 0 1 |

#### Sequenciador a la MS:

Tenim 8 estats, cada un amb 10 senyals de control. Precisem d'una memòria de 8 posicions de 10bits cada una

Per especificar la direcció ROM necessitem de 3 bits:

D'0, D'1 i D'2

<u>Per determinar en cada cicle de rellotge la posició a llegir s'ha de tenir en compte :</u>

- L'estat anterior definit per la direcció prèvia de la ROM (D0, D1 i D2)
- 2.- Els dos bits de l'OpCode
- 3.- El valor del FZ

| Estat/Direcció | b15 | b14 | b13 | b12 | b11 | b10 | b9 | b8 | b7 | b6 | b5 | b4 | b3 | b2 | b1 | b0 |
|----------------|-----|-----|-----|-----|-----|-----|----|----|----|----|----|----|----|----|----|----|
| (s0)@ 0        | Х   | х   | Х   | Х   | Х   | Х   | 0  | 0  | х  | х  | 0  | 1  | 1  | 0  | 0  | 0  |
| (s1) @ 1       | Х   | Х   | Х   | Х   | Х   | Х   | х  | х  | х  | х  | 0  | 0  | 0  | 0  | 0  | 0  |
| (s2) @ 2       | Х   | Х   | Х   | Х   | Х   | Х   | 1  | 0  | х  | х  | 0  | 0  | 0  | 0  | 1  | 0  |
| (s3) @ 3       | Х   | Х   | Х   | Х   | Х   | Х   | 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1  |
| (s4) @ 4       | Х   | Х   | Х   | Х   | Х   | Х   | 1  | 1  | х  | х  | 0  | 0  | 0  | 1  | 0  | 0  |
| (s5) @ 5       | Х   | Х   | Х   | Х   | Х   | Х   | х  | х  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  |
| (s6) @ 6       | Х   | Х   | Х   | Х   | Х   | Х   | 1  | 1  | 1  | 0  | 1  | 0  | 0  | 0  | 0  | 1  |
| (s7) @ 7       | х   | Х   | х   | Х   | Х   | Х   | 1  | 1  | х  | х  | 0  | 1  | 1  | 0  | 0  | 0  |

A cada posició de memòria s'assigna un estat

...Per tant, a partir d'unes determinades condicions, obtenim la posició següent de la microinstrucció a la memòria de control



- D'0, D'1 i D'2 especifiquen la direcció de la ROM. Per determinar la posició a llegir s'ha de tenir en compte :
- 1. L'estat anterior, que ve donat per la direcció prèvia de la ROM
- 2. Els dos bits que ens indiquen el codi de la instrucció
- 3. El factor de senyalització FZ

Donat que el seqüenciador és un circuit combinacional, el seu disseny ha de seguir les fases de qualsevol circuit d'aquest estil:

- 1. .- Confecció de la taula de veritat
- 2. .- Obtenció de les equacions lògiques de la taula
- 3. .- Simplificació de les equacions
- 4. ..- Implementació de les equacions amb portes lògiques

Recordem...

Co1 Co0 Instrucció 0 0 ADD 0 1 CMP 1 0 MOV 1 1 BEQ

|      | ļ      | Entrade | Sortides |                 |    |     |               |         |  |  |  |
|------|--------|---------|----------|-----------------|----|-----|---------------|---------|--|--|--|
| Esta | at pre | esent   |          | nyals<br>entrad |    | Est | Estat següent |         |  |  |  |
| D2   | D1     | D0      | C1       | C0              | FZ | D'2 | D'1           | D'0     |  |  |  |
| 0    | 0      | 0 (S0)  | Х        | Х               | х  | 0   | 0             | 1 (S1)  |  |  |  |
| 0    | 0      | 1 (S1)  | 0        | х               | х  | 0   | 1             | 0 (S2)  |  |  |  |
|      |        |         | х        | 0               | Х  | 0   | 1             | 0 (S2)  |  |  |  |
| 1    |        |         | 1        | 1               | 0  | 0   | 0             | 0 (S0)  |  |  |  |
|      |        |         | 1        | 1               | 1  | 1   | 1             | 1 (S11) |  |  |  |
| 0    | 1      | 0 (S2)  | 0        | х               | х  | 0   | 1             | 1 (S6)  |  |  |  |
|      |        |         | 1        | х               | х  | 1   | 1             | 0 (S10) |  |  |  |
| 0    | 1      | 1 (S6)  | х        | 1               | Х  | 1   | 0             | 1 (S9)  |  |  |  |
|      |        |         | Х        | 0               | х  | 1   | 0             | 0 (S7)  |  |  |  |
| 1    | 0      | 0 (S7)  | х        | х               | х  | 0   | 0             | 0 (S0)  |  |  |  |
| 1    | 0      | 1 (S9)  | х        | Х               | х  | 0   | 0             | 0 (S0)  |  |  |  |
| 1    | 1      | 0 (S10) | х        | х               | х  | 0   | 0             | 0 (S0)  |  |  |  |
| 1    | 1      | 1 (S11) | Х        | Х               | х  | 0   | 0             | 1 (S1)  |  |  |  |

- D'0 = D2 · D1 · D0 + D2 · D1 · D0 · C1 · C0 · FZ + D2 · D1 · D0 · C1 + D2 · D1 · D0
- D'1 = D2 · D1 · D0 · C1 + D2 · D1 · D0 · C0 + D2 · D1 · D0 · C1 · C0 · FZ + D2 · D1 · D0 · C1 + D2 · D1 · D0 · C1
- D'2 =  $\overline{D2} \cdot \overline{D1} \cdot D0 \cdot C1 \cdot C0 \cdot FZ + \overline{D2} \cdot D1 \cdot \overline{D0} \cdot C1 + \overline{D2} \cdot D1 \cdot D0 \cdot C0 + \overline{D1} \cdot C1 \cdot D0 \cdot \overline{C0}$

|     |        | Entrade | Sortides |                |    |               |     |         |  |  |
|-----|--------|---------|----------|----------------|----|---------------|-----|---------|--|--|
| Est | at pre | esent   |          | nyals<br>ntrad |    | Estat següent |     |         |  |  |
| D2  | D1     | D0      | C1       | CO             | FZ | D'2           | D'1 | D'0     |  |  |
| 0   | 0      | 0 (S0)  | X        | х              | х  | 0             | 0   | 1 (S1)  |  |  |
| 0   | 0      | 1 (S1)  | 0        | Х              | X  | 0             | 1   | 0 (S2)  |  |  |
|     |        |         | X        | 0              | X  | 0             | 1   | 0 (S2)  |  |  |
|     |        |         | 1        | 1              | 0  | 0             | 0   | 0 (S0)  |  |  |
|     |        |         | 1        | 1              | 1  | 1             | 1   | 1 (S11) |  |  |
| 0   | 1      | 0 (S2)  | 0        | Х              | Х  | 0             | 1   | 1 (S6)  |  |  |
|     |        |         | 1        | Х              | Х  | 1             | 1   | 0 (S10) |  |  |
| 0   | 1      | 1 (S6)  | х        | 1              | X  | 1             | 0   | 1 (S9)  |  |  |
|     |        |         | X        | 0              | х  | 1             | 0   | 0 (S7)  |  |  |
| 1   | 0      | 0 (S7)  | X        | X              | X  | 0             | 0   | 0 (S0)  |  |  |
| 1   | 0      | 1 (S9)  | X        | Х              | Х  | 0             | 0   | 0 (S0)  |  |  |
| 1   | 1      | 0 (S10) | х        | Х              | Х  | 0             | 0   | 0 (S0)  |  |  |
| 1   | 1      | 1 (S11) | х        | X              | Х  | 0             | 0   | 1 (S1)  |  |  |

| Estat/Direcció | b15 | b14 | b13 | b12 | b11 | b10 | b9 | b8 | b7 | b6 | b5 | b4 | b3 | b2 | b1 | b0 |
|----------------|-----|-----|-----|-----|-----|-----|----|----|----|----|----|----|----|----|----|----|
| (s0)@ 0        | X   | X   | Х   | X   | Х   | Х   | 0  | 0  | X  | X  | 0  | 1  | 1  | 0  | 0  | 0  |
| (s1) @ 1       | X   | Х   | Χ   | Х   | Х   | X   | X  | Х  | X  | X  | 0  | 0  | 0  | 0  | 0  | 0  |
| (s2) @ 2       | X   | X   | X   | Х   | Х   | Х   | 1  | 0  | X  | X  | 0  | 0  | 0  | 0  | 1  | 0  |
| (s3) @ 3       | X   | X   | Х   | X   | Х   | X   | 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1  |
| (s4) @ 4       | X   | X   | X   | X   | Х   | Х   | 1  | 1  | X  | Х  | 0  | 0  | 0  | 1  | 0  | 0  |
| (s5) @ 5       | X   | Х   | Х   | Х   | Х   | X   | Х  | X  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  |
| (s6) @ 6       | X   | Х   | Х   | Х   | Х   | Х   | 1  | 1  | 1  | 0  | 1  | 0  | 0  | 0  | 0  | 1  |
| (s7) @ 7       | Х   | X   | X   | X   | Х   | X   | 1  | 1  | X  | X  | 0  | 1  | 1  | 0  | 0  | 0  |





FINAL DE L'EXEMPLE

### Unitat de Comunicació amb l'exterior

Permet connectar la CPU amb els elements externs:

- Memòria
- Interfícies Entrada/Sortida
- Connectats a través del BUS de CPU
- •BUS de dades
- •BUS d'adreces
- •BUS de control
- ·Buffers sortida.
- •Algun registre:
- •MAR (MEMORY ADDRESS REGISTER)

### Memòria principal

- •Directament accessible per la CPU, (a diferencia de la secundaria)
- •Memòria semiconductor (velocitat igual o relativament similar a CPU)
- Adreça especificada a BUS d'adreces

#### Memòries d'accés aleatori:

Adreça – Dada

Alguna escriptura – Múltiples lectures (ROM, PROM, EPROM, EEPROM) Escriptura i lectura múltiples (RAM: SRAM, DRAM)

- •Organitzada en bytes o words de diferent longitud (32b)
- •N (línies d'adreça) => 2<sup>N</sup> posicions de memòria
- Velocitat
- Temps d'accés
- •Temps de cicle de memòria

### Memòria principal

- •La dividim en 2 grups (poden estar implementats en mateix dispositiu):
- ·Memòria de programa
- Memòria de dades

#### Memòria de programa,

- Conté el conjunt d'instruccions del programa a executar properament.
- •Podem tenir 2 tipus de memòria on emmagatzemar els programes
- •Memòria de lectura/escriptura (RAM) (solen posar-se els programes d'usuari)
- •Memòria sols de lectura (ROM) (solen estar programes bàsics que necessita el computador per funcionament correcte (BIOS....)).

#### Memòria de dades

- •Usada per la CPU per emmagatzematge temporal de dades.
- Aquesta memòria sempre ha de ser tipus lectura/escriptura (RAM).

RAM = volàtil ROM = permanent

- Permet la connexió del subsistema format per
   [CPU, memòria, elements connectats a BUS] amb l'exterior.
- Permet intercanvi d'informació entre aquests 2 'móns'.
- Necessitat d'aquest element:
- •La naturalesa dels senyals utilitzats internament és molt diferent de la dels sistemes externs.
- •Sistema intern controlat per una seqüència de temporitzacions molt estrictes, els elements externs no poden seguir directament. P.ex: monitor o impressora no poden treballar a = velocitat que CPU.
- •Connexió de perifèrics per executar el programa; accés a dades externes; guardar resultats.

3 tipus de BUS agrupats segons les funcions

- •Bus de dades, Transport d'informació dins del sistema,
- Instruccions i
- Dades que s'utilitzen durant l'execució d'aquestes instruccions.
- •Bus d'adreces, indiquen on es troba o on ha d'anar la informació que viatjarà pel bus de dades.
- •Indiquen una posició a memòria o en un dispositiu de E/S.
- •Bus de control, Senyals que sincronitzen les transferències entre els diferents dispositius.

#### Perifèrics,

Connexions del computador amb el món exterior. Diverses funcions:

- Introduir dades: Teclats, discs, sensors amb plaques d'adquisició, etc.
- Treure dades: Impressores, pantalles, discos, etc.
- Introduir i gravar programes en discos.

#### Circuit de rellotge.

- •Base de temps per sincronitzar funcionament dels elements del sistema
- •En principi a major freqüència de rellotge major velocitat de processament dels programes
- •Paràmetre que depèn molt de la tecnologia del sistema.
- •Les prestacions no tant sols depenen de freq. de rellotge sinó també depenen d'organització de CPU i sistema. (Podem trobar processadors a freqüències menors amb prestacions superiors)

# Exemple genèric

El funcionament d'un processador genèric (no tant senzill com el del exemple plantejat amb la MS) constarà d'altres registres:

MAR MBR Status

A més, haurà de tenir en compte les unitats d'entrada/sortida i d'altres registres genèrics que tenim a la CPU i als quals podem accedir i treballar.

#### **Funcionament**

CPU:

UC

UP (unitat d'execució)

### **Memòria Principal**

E/S



### Fases d'una Instrucció

L'execució de cada instrucció consta dels següents passos o fases:

1.Fetch: Portar la instrucció de memòria a CPU

2.Decodificació: CPU mira les ordres que especifica la instrucció

3.Lect. d'Operands: CPU localitza les dades que precisa la

instrucció

4.Execució: CPU fa les operacions indicades per instrucció

5. Guardar resultats: Es guarden, si cal, els resultats d'operacions

Aquests passos són els típics i es repeteixen a cada instrucció, successivament fins a completar l'execució del programa

El PC (comptador de programa) indica la posició de memòria de la propera instrucció: següent o salt. S'autoincrementa.



#### **Fases MEMÒRIA** CPU ADREÇA DADA UNITAT DE CONTROL DECODIFICADOR D'INSTRUCCIONS i **FETCH** GENERADOR DE MICROINSTRUCCIONS **STATUS** R 0 G R **ADRECE** Α М DADES Α GENERADOR PC D D'ADRECES Α D E S REGISTRES ALU GENERALS i **ESPECIALS** AMB L'EX UNITAT D'EXECUCIÓ MAR INTERFÌCIE **CIRCUITS D'ENTRADA/SORTIDA** DE **REGISTRES REGISTRES RELLOTGE** D'ENTRADA DE SORTIDA **PERIFÈRICS**



### **Fases**

LECTURA D'OPERANDS





#### **Fases MEMÒRIA CPU ADREÇA** DADA UNITAT DE CONTROL DECODIFICADOR D'INSTRUCCIONS i GENERADOR DE MICROINSTRUCCIONS **GUARDAR RESULTATS STATUS** IR R 0 G R Α M **ADRECES** Α D **GENERADOR** Α D'ADRECES D E REGISTRES **GENERALS** ALU UNITAT ( **ESPECIALS** UNITAT D'EXECUCIÓ MAR ACIÓ INTERFÌCIE **CIRCUITS D'ENTRADA/SORTIDA** DE **REGISTRES REGISTRES RELLOTGE** D'ENTRADA DE SORTIDA **PERIFÈRICS**

Execució d'un programa pas a pas.

Suposem un programa que fa el següent:

•Suma contingut de 2 registres, R<sub>0</sub> i R<sub>1</sub>

nombre de registres és petit, podem posar un identificador per a cada reg. (en lloc d'adreça)

- •Resultat es guardarà a una posició de memòria, pex. h8000
- •BUS d'adreces 16 bits.
- Suposem Memòria organitzada en Bytes.
- •Suposem que el programa comença a la posició h2000. És a dir, que la primera instrucció està situada a l'adreça de memòria 2000.
- •Si la memòria està organitzada en bytes generalment les instruccions ocuparan + d'una posició

#### Programa en ensamblador

ADD R0, R1 Suma el contingut del registre R₀ al del R₁ i el resultat a R₀

 $R_0 \le R_0 + R_1$ 

STO 8000, R0 Guarda contingut de R<sub>0</sub> a posició de mem. 8000.

 $Mem[8000] \le R_0$ 

JMP 2004 salta a la posició de memòria 2004

- •Suposarem que la 1a instrucció es pot codificar en un sol byte Conjunt de registres de 4 registres => 2 bits d'adreça (codi <1B, adreces de R0 i R1: 2 bits cadascun)
- La 2a ocupa més.
  (2 B Per guardar l'adreça '8000' + 1B pel codi)
- La 3a igual que la 2a
  (2 B Per guardar l'adreça '2004' + 1B pel codi)

| Adreces <u>Conj.</u><br>Registres |    |
|-----------------------------------|----|
| 0 0                               | R0 |
| 0 1                               | R1 |
| 10                                | R2 |
| 11                                | R3 |

Aquest programa queda en un bucle infinit saltant a la línia 2004 contínuament.

Els processadors no saben 'no fer res', sempre han d'estar executant alguna instrucció.

Una vegada tenim el programa a la memòria els passos per executar-lo són:

| DADA      | ADREÇA |
|-----------|--------|
|           | 0000   |
|           | 0001   |
|           | 0002   |
|           |        |
|           |        |
| ADD R0,R1 | 2000   |
| STO R0    | 2001   |
| 80        | 2002   |
| 00        | 2003   |
| JMP       | 2004   |
| 20        | 2005   |
| 04        | 2006   |
|           |        |
|           |        |
|           |        |
| resultat  | 8000   |
|           |        |
|           |        |
|           |        |
|           | FFFD   |
|           | FFFE   |
|           | FFFF   |

**ADRECA** 

 $D\Delta D\Delta$ 

PR O G RA M A

- 1.D'alguna forma, al PC hi ha un 2000.
- 2.CPU: contingut del **PC al BUS d'adreces**, UC activa senyals per indicar la memòria que es vol llegir la informació que hi ha a aquesta posició (generalment un senyal que es diu **READ o R//W**). A més, **PC =PC+1** per apuntar a la propera instrucció del programa.
- 3.La memòria col·loca la informació al **bus de dades**. La CPU posa la informació que hi ha al **bus de dades al IR**
- 4.La **UC** decodifica la instrucció del IR, (ADD R0,R1) i comença a generar les microinstruccions (els senyals de control) que realitzen la suma:
- 1.Dirigir el contingut de R0 a una entrada de l'ALU, i R1 a l'altre entrada
- 2.Activar la ALU per que realitzi la suma
- 3. Posar el resultat de la operació al registre R0

- 5.- Tant sols s'ha executat la 1a instrucció.
  - **Cicle d'Instrucció**: temps que es tarda en executar-se una instrucció. El cicle d'instrucció varia segons la instrucció i = varis **Cicles de Rellotge**.
  - El següent pas consisteix en tornar a començar la seqüència: el contingut del **PC al bus d'adreces** (ara 2001) i activació dels senyals de control per llegir de la memòria. PC<=PC+1 (PC=2002).
- 6.- Mem. Posa valor de **posició 2001 BUS-dades** i CPU la posa al **IR**
- 7.- **UC** decodifica el contingut de IR, UC es dona conta que necessita més informació per executar la instrucció (per ara tant sols té STO R0, necessita l'adreça destí), per obtenir-la fa les següents passes
- 1.[PC] a BUS-adr, activa mem. per llegir, i [PC]=[PC]+1 (PC= 2003).
- 2.Mem. posa **contingut d'adreça 2002 a BUS-dades** (80 part MSB de l'adreça destí. **La CPU guardarà això** en un registre (el MAR)
- 3.[PC] a BUS-adr, activa mem. per llegir, i [PC]=[PC]+1 (PC= 2004).
- 4.Mem. posa **contingut d'adreça 2003 a BUS-dades**. (00 = part LSB d'adreça destí). **La CPU junta 00** amb el 80 (MAR). CPU té l'adreça destí complerta.

- 8. La CPU té tota la informació per poder executar la instrucció (STO R<sub>0</sub>,8000). Per tant, la UC genera les següents microinstruccions:
  - 1 Posar el contingut de **R**<sub>0</sub> al bus de dades.
  - 2. Posar el contingut del MAR al bus d'adreces.

Activar senyals del **bus de control per que la memòria guardi** el que hi ha al bus de dades.

9 Es torna a començar la seqüència per que s'executi la instrucció JMP 2004.

En general, cada microinstrucció s'executa en 1 cicle de rellotge.

El fabricant de cada CPU indica quants cicles de rellotge necessita cada instrucció per executar-se, de quants cicles de clk consta cada cicle d'instrucció.

Coneixent la freqüència de clk, càlcul de temps d'execució d'instrucció, temps d'execució de programa (sempre que no hi hagin mecanismes de pipeline).

### **CPU** conjunt de registres



### **CPU** conjunt de registres

